# カスタムMPPCの デジタル読み出しシステムの開発

### 山形大理 中森健之 大内優雅 佐藤知宙 佐藤凜 KEK/Open-It 庄子正剛 上野一樹 田中真伸 宮原正也 内之八重広宣 本多良太郎

2021年 10月26日 計測システム研究会







## もくじ

- ・科学目的(を手短に)
- カスタムMPPC
- システムへの要求
- 開発の経緯と課題
- ・ 今後の展望

## 時間領域の最奥地へ

多波長「同時観測」は(本来)同レベルの時間分解能が求められる 可視は電波・X・ガンマと比較すると、観測体制が弱い/分解能が悪い 高速可視観測は**コンパクト天体の理解を深める** 



3/22

## やりたいこと

4/22

天体可視光の光度変化をO(us)の分解能で測定。
→photon counting + time stamp
絶対時刻もつける。
→GNSSで時刻付
トリガーなく動画のように連続データ取得。
→デッドタイムレスな構成



例えばこういう天体現象を測りたい

# MPPCは惜しい



5/22

○ 単光子が検出できる
 ○ 高速応答 O(ns)
 △ 合算されるためダークカウントが多い
 △ 合算されるため撮像ができない
 △ 「ピクセル」サイズが大きい



信号レートは天体と望遠鏡次第だが… Crabパルサー@山形天文台の場合 ~100 ph/s の周期信号

- 別の天体が混入する確率大
- 信号に対してダークが高すぎ
- 星の像に対して広すぎて空の雑音優勢 Typ. ~10<sup>5</sup> cnts/mm<sup>2</sup>



### ガイガーAPDアレイ ver1 MPPCをカスタム、セルごとに信号読み出し TN+21



★単光子に感度、4x4画素 高感
 ★ 0.1x0.1 mm<sup>2</sup>/pixel 低雑
 ★ 低ダークカウント 冬季 0(10) cps @0°C

高感度撮像 低雑音 冬季自然冷却



~0.5 pF/pix

#### 「1 p.e.のパルスしか出ない」



#### OCTも直接測れる





精細な絵は撮れないが、星の光を1画素に集められそう

### 最初は力技→なんとかなった

TN+21

常温暴露



8/22





### 生データ

#### Photon hitの0/1デジタル情報+タイミングを記録する。



# 出張先でもなんとか動いた

広島大学/東広島天文台へ 搬送→組み上げ→観測実験→撤収搬送









### ダンボール10箱→1箱 <sup>大内21</sup>



- ・電源・VME・NIM汎用モジュール
- ・PCIバスが必要→デスクトップPC
- VMEバスの速度がDAQを律速

時間ビンが100 μsに制限





- ・ 専用フロントエンド基板を開発
- ・FPGA評価ボード(ArtiX-7)
- ・イーサネット転送(SiTCP)
- ・クロックの出せるGNSS受信機
   時間ビンが100 nsに



大幅に小型化。測定系が全部入った。







コスト減のため市販のFPGAボードを採用 全電源をFPGAボードから供給(+3.3 V→+2.5 V)







# 周期発光源の測定

#### 30 Hzの明滅LED

#### **周期検出OK** 33.333 ms **+- 7 ns**(5分測定)



#### (別の)PPSで明滅するLED



 $^{0}_{-1}$ 

300 250

 $ar{Z}$ 100

50

 $0_{1}$ 

 $^{0}_{-1}$ 





### FGATIの 採用検討



チャネル数が増えた。アンプ・ディスクリの集積度を上げたい。 FGATI(ASIC)を流用できるか?:**16チャネル入力** 



我々の用途ではアナログ出力が不要 入力波高が常に1 p.e.かつS/Nが良い





アナログ出力、ゲインの可変動作も確認





#### コンパレータのオフセットを調整すれば、 カスタムMPPCの1 p.e.パルスを拾い上げてデジタル出力が得られた。

### →FGATIは我々のアプリケーションに使える



入力が継続時間の短いパルスなので、しきい値を超える時間が短すぎると出力が低い S/Nを最適にするオフセットを決めておくと良さそう



- ・単光子に感度を持つ**可視の高速動画撮像システム**を開発中。
- セル読み出しMPPC=GAPDアレイを制作
  - 1 p.e.のパルスしか出ないセンサ
  - 光子にタイムスタンプをつけるだけのDAQ
- 4x4画素系

- アンプ・ディスクリ・HV搭載フロントエンド基板を製作
- FPGAとSiTCPによるライトカーブ取得
- 課題はあるがなんとか動いている
- 8x8画素系
  - FGATIを採用して処理系を開発する計画