FPGAトレーニングコース2016@大阪大学RCNP
開催趣旨
受講対象者としてFPGA回路開発未経験の電気電子工学を専門としない学生を想定しています。特に物理実験系に所属する学生を受講対象としていますが他の分野の学生や若手研究者の参加も歓迎いたします。
本セミナー受講後は自分で設計した回路をFPGAへ実装して動かすことができるので、①の学習効果が向上する事も期待しています。
実習で使用するFPGAはXilinx社Artix-7シリーズ、使用HDLはVerilog-HDLです。
FPGAとは?
Field Prgrammable Gate Arrays (FPGA)はユーザーがプログラム可能な論理(デジタル)集積回路です。
近年、放 射線検出器の読みだしシステムなどの物理実験で多用されています。一つのFPGAに搭載できる回路規模は非常に大きくなっておりユー ザーが希望する信号処理の多くを1チップに搭載できるようになりました。例えば、CPUを組み込みLinux OSシステムを 動作させる事ができる程の回路規模を1チップに実装する事ができます。
概要
- 対象:FPGAに興味ある大学院生、研究員、教員、技術職員
- 日程:2016年11月24日(木)~1125日(金)(2日間)、9:30-17:30(尚、講義は2日目15:00頃終了します。その後、自由解散とします。)
- 場所:大阪大学核物理研究センター(RCNP) 研究本館6階講義室(中)
- キャンパスマップ
- RCNP共同研究員宿泊施設はコース開催期間およびその前後とも予約が一杯で利用できません。
- 募集人数:20人
- 使用言語:日本語
- 受講料:無料
- 申し込み受付期間: 2016年11月18日(金)まで(募集人数に達し次第締め切ります)
- 主催:大阪大学RCNP
- 後援: Open-It、高エネルギー加速器研究機構大学等連携支援事業
- 協力:九州大学素粒子実験研究室・九州大学先端素粒子物理研究センター
- 世話人:味村周平(大阪大学)*お問い合わせはajimura@rcnp.osaka-u.ac.jpまでお願いします。
申し込みはこちらから
【注意】開発ツールはXilinx社Vivado 2016 WebPACKについてのみ解説します。
詳細
- 講師:内田智久(KEK)
- 予備知識:下のテキストの内容を受講前に理解しておくこと
- 実習で使用するFPGAはXilinx社Artix-7シリーズ、使用HDLはVerilog-HDL、開発ツールはXilinx社Vivado 2016 WebPACKです。
- 実習で使用するFPGAが搭載されたボード(Digilent社Nexys4)は開催中貸し出しますので用意する必要ありません。
- 各自用意する物や事前準備:
- ノートPC
- 以下のVivado WebPackツールがインストールされているPCを用意できない場合は受講できません
- 予備PCなどは用意していません
- PCを用意せず参加した場合、聴講のみとなり実習ができなくなる事をご承知おきください
- Xilinx社Vivado WebPackツールがインストールされていること
- システム要件
- OS:Windows 7、Windows 8.1、Windows 10 64-bit版(32bit 版は不可)
- 必要搭載メモリ容量: 2GB(4GB以上を奨励します)
- Xilinx社の詳細な資料はこちら(Xilinx社のWebページ)
- MACを使用している方へ: 以下の環境での動作は確認されていますが他の環境での動作確認されていませんので注意してください。
- デュアルブートでWindowsインストールした環境
- 仮想環境VMware Fusionを用いてWindowsをインストールした環境
- 以下のVivado WebPackツールがインストールされているPCを用意できない場合は受講できません
- 演習時に使用する筆記具とノート
- 以下の資料を印刷して持参してください(受講前に読む必要ありません)。
- ノートPC
プログラム
- 1日目 11/24(木) 9:30-17:30
- 9:30-9:40 全体概要
- 9:40-10:30 予習内容の確認(50分)
- 10:30-11:00 【組み合わせ回路】 Verilog-HDL記述(30分)
- 11:00-11:30 【組み合わせ回路】 RTL解析(30分)
- 11:30-12:30 お昼休み(60分)
- 12:30-14:00 【組み合わせ回路】 Xilinx社Vivadoを用いた論理シミュレーション(80分)
- 14:00-14:15 休憩(15分)
- 14:15-15:15 【組み合わせ回路】 Xilinx社Vivadoを用いたFPGAへの実装(60分)
- 15:15-15:30 休憩(15分)
- 15:30-17:30 【組み合わせ回路】 設計演習C1(120分)
- 2日目 11/25(金) 9:30-17:30
- 9:30-10:00 【順序回路】 Verilog-HDL記述(30分)
- 10:00-10:30 【順序回路】 Xilinx社Vivadoを用いた論理シミュレーション(30分)
- 10:30-10:45 休憩(15分)
- 10:45-11:30 【順序回路】 Xilinx社Vivadoを用いたFPGAへの実装(45分)
- 11:30-12:30 お昼休み(60分)
- 12:30-13:30 【順序回路】 設計演習S1(60分)
- 13:30-14:00 階層構造設計(30分)
- 14:00-14:15 休憩(15分)
- 14:15-15:15 IPの使い方(60分)
- 15:15-15:30 休憩(15分)
- 15:30-17:30 設計演習(質疑応答、議論含む)(120分)
テキスト
- 0. はじめに
- 1. 予習内容の確認
- 2.1 【組み合わせ回路】 Verilog-HDL記述
- 2.2 【組み合わせ回路】 Vivadoを用いたHDL入力とRTL解析
- 2.3 【組み合わせ回路】 Vivadoを用いた論理シミュレーション
- 2.4 【組み合わせ回路】 Vivadoを用いたFPGAへの実装
- 3 【組み合わせ回路】 設計演習
- 4.1 【順序回路】 Verilog-HDL記述
- 4.2 【順序回路】 Vivadoを用いた論理シミュレーション
- 4.3 【順序回路】 Vivadoを用いたFPGAへの実装
- 5. 【順序回路】 設計演習
- 6. 階層構造設計
- 7. IPの使い方
- 8. 総合設計演習
- 9. 外部メモリからの起動(参考資料:講義では使用しません)
- 実習ボード回路図(Digilent社のページ)
- 実習ボード・リファレンスマニュアル(Digilent社のページ)
- 実習風景写真
アンケート
アンケート結果(回答者数5名/参加者数6名)
Q1. 講義全体の満足度
(4択:不満足 0人、普通 0人、満足 2人、大変満足 3人)
Q2. 説明は分かり易かったですか?
(4択:とても分かり難い 0人、分かり難い 0人、分かり易い 2人、とても分かり易い 3人)
Q3. 質問(自由欄)
なし
Q4. 後輩に勧めたいと思いますか?
(4択:まったく思わない 0人、思わない 0人、思う 4人、とても思う 1人)
Q5. 興味を持ったこと:(自由欄)
- 自分の研究に活かせないかという漠然とした動機で参加しましたが、今回のコースを受講して、より具体的にイメージできるようになりました。
Q6. 本トレーニングコースに参加した経緯を教えてください(自由欄)
- 研究で必要なので
- メーリングリストで知った
- Webで調べて
Q7. 本トレーニングコースに対するご意見?ご要望等(自由欄)
- 演習が多く設定されている点、自由解散だった点は非常にありがたかったです。
- 参考文献も提示していただいたので、今後も自分で進めていけると思いますが、初心者以上を対象にしたコースについても開催されると非常に助かります。