SlitAEval
メンバー
- 上野 一樹(代表:IPNS, KEK)
- 古浦 新司(九州大)
- 調 翔平(九州大)
- 東城 順治(九州大)
- 三部 勉(IPNS, KEK)
- 佐々木 修(IPNS, KEK)
- 高力 孝(IPNS, KEK)
- 田中 真伸(IPNS, KEK)
- 内田 智久(IPNS, KEK)
- 池野 正弘(IPNS, KEK)
- 池田 博一(JAXA)
概要
J-PARCミュオンg-2/EDM実験におけるシリコンストリップ検出器の早い読み出し回路としてASIC (SlitA)の開発を進めている。このASICの評価システムの開発を行う。また、並行してシリコンストリップとの接続試験・評価システムの開発も行う。評価試験等の結果を踏まえ、次期ASICの開発も進める。
機能・特徴
SlitAチップは、シリコン検出器からの信号を高速で読み出すためのASD、TDC(時間分解能5ns)、スピルバッファ、コントローラから成るASICである。評価システムは、このチップの基礎性能を評価するための基板およびシリコン検出器+SlitAの基礎性能を半自動で評価するための基板から成る。[編集中]
公開リソース
version 1
- フロアプラン・回路図
- 基板図
version 2
- フロアプラン・回路図
- 基板図
図・写真等
発表論文、学会発表等(関連分含む)
- 「J-PARC ミューオンg-2/EDM実験:シリコンストリップ検出器用ASICの性能評価」、日本物理学会第69回年次大会、調翔平他 2014年3月3日
- 「J-PARC ミューオンg-2/EDM実験:シリコンストリップ検出器用読み出し回路の要求性能」、日本物理学会第69回年次大会、古浦新司他 2014年3月30日
- 「J-PARC ミューオンg-2/EDM実験:シリコンストリップ検出器用ASICの性能評価 」、20th ICEPP Symposium、調翔平他 2014年2月26日
- 「Fast Readout ASIC for Si-Strip Detector in the J-PARC Muon g-2/EDM Experiment and Other Related Applications」、IEEE NSS 2013、K. Ueno, et al、2013年10月30日
- 「J-PARC g-2/EDM実験:シリコントストリップ検出器用ASIC開発-デジタル部」、日本物理学会第68回年次大会、内田智久他 2013年3月26日
- 「J-PARC g-2/EDM実験:シリコントストリップ検出器用ASIC開発-アナログ部」、日本物理学会第68回年次大会、上野一樹他 2013年3月26日
- 「J-PARC muon g-2/EDM実験のための検出器開発」、計測システム研究会、上野一樹他 2012年11月5日
- 「g-2実験用シリコンストリップトラッカーASIC(SliT)開発」、日本物理学会第67回年次大会、田中真伸他 2012年3月27日
関連リンク