VME EASIROC module
メンバー
- 三輪 浩司(代表:東北大)
- 塩崎 健弘(東北大)
- 本多 良太郎(東北大)
- 赤澤 雄也(東北大)
- 内田 智久(IPNS, KEK)
- 池野 正弘(IPNS, KEK)
概要
多チャンネルのMPPCの読出しと制御をEthernet/TCP経由で行える回路の開発を行う。
我々のグループでは多チャンネルのMPPC読出しボードとしてMPPC-readout-SiTCPを開発した。しかし、このボードではADC、DAQ周りの整備が不十分に終わってしまった。
本プロジェクトでは、MPPC-readout-SiTCPをベースとして、欠点を改良し、集積度を上げたボードを作成する。
機能・特徴(予定)
- 64チャンネルのMPPC同時駆動 *
- 検出器へのバイアス供給と各チャンネルごとのバイアス調整機能
- High gainとLow gainの2つの系統を有し、160fCから320pCまでのダイナミックレンジを有する
- アンプ・シェーパー・ディスクミネーターをワンチップに内蔵し、そのGainやシェーピングタイムをslow controlで変更できる
- ボード上のADCを用いて電荷情報が取得でき、ボード内部のFPGAにMHTDCを実装することで時間情報を1nsの精度で測定できる
- Fastclear, Zero suppression機能付きのADCを有する *
- VME J0コネクタを使用したCopper Triggerに対応する *
- VME J1から電源供給を受け、VMEクレートに搭載可能 *
* MPPC-readout-SiTCPからの改良点
公開予定リソース
図・写真等
発表論文リスト
関連リンク
- 東北大学ストレンジネス核物理グループ
- Omega LAL/IN2P3 (EASIROC開発元)
- MPPC-readout-SiTCP