現在位置: ホーム R&D Project プロジェクトリスト ASIC

ASIC

各プロジェクト名から各プロジェクトへのリンクが張られています。(NDAを締結しないと公開できない情報もあるためパスワードが必要なものもあります。概要が分かるよう順次整備していきます)
【メンバー向け情報】ページの編集方法など基本的な事はここを参照して下さい。


 

進行中のプロジェクト(11プロジェクト)


 


プロジェクト名称
共同開発グループ
代表者
参加拠点
技術特徴
関連技術
LTARS2016_K01(作成中) KEK、岩手大、呉高専、神戸大 坂下 KEK IPNS 極低温, 低雑音,大検出器容量 ASIC:CMOS0.18um
SliT128A KEK IPNS, JAXA, 九州大学、東京大学 三部 KEK IPNS g-2実験用シリコンストリップパターン読み出し ASIC:CMOS0.18um
Active Pixel Sensor for process evaluation KEK IPNS 島崎 KEK IPNS アクティブピクセルセンサー ASIC:CMOS0.18um
ガスピクセルTPC開発(STRIPIX) 佐賀大、神戸大 房安 IPNS 2Dピクセル検出器 ASIC:CMOS0.18u
LTARS2014 KEK、岩手大、呉高専 坂下 IPNS 低雑音,大検出器容量 ASIC:CMOS0.18u
HBD trigger ASIC 理研、東大、KEK 森野 IPNS 10nF検出器容量読み出し ASIC:CMOS0.5u
GEMトラッカー用ASIC開発 東大、IPNS 小沢 IPNS 2nF検出器容量読み出し  ASIC:CMOS0.5u
QPIX CYGNUS(佐賀大,京都大),測開室 杉山 東工大、IPNS、長総科大 高精細、高機能、ピクセル ASIC:CMOS0.18u
TDC 名古屋大,IPNS 戸本 IPNS PLL,DLL,TDC ASIC:CMOS0.18u
STARE Si-MicroStrip読み出し(東邦,ATLAS) 小川 IPNS 超低雑音,中検出器容量 ASIC:CMOS0.5u
高速波形サンプリングADC 汎用 田中 東工大、IPNS 高速エレクトロニクス ASIC:CMOS0.18u

 


終了したプロジェクト(16プロジェクト)


作者: admin — 最終変更 2012年09月11日 11時36分 — 履歴
 
プロジェクト名称
共同開発グループ
代表者
参加拠点
技術特徴 関連技術
MPPC-TDC-SiTCP uSR(IMSS(JPARC-MLF)) 小嶋 IMSS,IPNS Copper-liteの普及、ミドルウエア開発 ASIC:CMOS0.18u
WDAMP 横浜国大 片寄 JAXA ワイドダイナミックレンジ ASIC:CMOS0.25u
PLL ATLAS(名古屋大学,IPNS) 戸本 IPNS タイミング調整・TDC展開 ASIC:CMOS0.25u
MPPC-readout-SiTCP MPPC読出し(東北大学(J-PARC),測開室) 三輪 IPNS 新しい検出器のネットワーク化 ASIC,FPGA,PCB
Drift chamber Frontend ASIC 汎用 島崎(谷口) IPNS 高集積化 BiCMOS 0.8um
耐放射線試験用TEG 名古屋大、原研、KEK 戸本 KEK、JAXA 耐放射線試験用トランジスタ及びメモリー ASIC,プロセス:CMOS0.25u
高速APD読み出しシステム APD読み出し(IMSS(PF),測開室) 岸本 IMSS・IPNS 高速エレクトロニクス ASIC, PCB:BiCMOS0.8u
LEPS2-TPCFE TPC読み出しフロントエンド 新山 京都大,IPNS TPCアナログ読み出し ASIC:CMOS0.5u
TPCFE(極低温特性試験も含む)  Xe-TPC(横浜国大) 中村 長総科大、JAXA、IPNS 低温動作エレクトロニクス ASIC:CMOS0.25u
WSiCAL-FE PINPDFE(東大CNS) 郡司 JAXA,IPNS ワイドダイナミックレンジ ASIC:CMOS0.25u
GTARN GasTPCAnalogReadoutofNeutron exp.(東大) 三島 IPNS TPCアナログ読み出し ASIC:CMOS0.5um
LTARS Low Temperature Analog Readout(横浜国大) 中村 IPNS 高ゲイン ASIC:CMOS0.5um
AMC フォトンセンサー読み出し(ICRR,東京大) 吉越 IPNS 高速エレクトロニクス ASIC:CMOS0.25u
SliTA KEK IPNS, JAXA, 九州大学 田中 IPNS 高速シリコンストリップ検出器デジタル読み出し用多チャンネルアナログ回路 CMOS0.25um,CMOS0.18um
GM2DV KEK IPNS, JAXA, 九州大学 内田 IPNS シリコンストリップ検出器からのヒット情報をサンプリングし後段のエレクトロニクスへ転送  CMOS0.18um
ROESTI(Straw-DAQ) COMET(大阪,IPNS) 三原 IPNS 高速信号処理、アナログデジタル高密度実装 ASIC:BiCMOS0.8um

 

 

 

 

プロジェクトメンバー

各プロジェクトのメンバー用ページを閲覧するためには、ログインとプロジェクトごとのアクセス権が必要です

ナビゲーション